Anda belum login :: 17 Feb 2025 10:33 WIB
Detail
BukuPerancangan Bagian Prosesor SPARC 32 Bit untuk Mengolah Instruksi Arithmetic/Logic/Shift Menggunakan Modelsim
Bibliografi
Author: PRASETYO, ADJIE ; MARIA A.KARTAWIDJAJA (Advisor)
Topik: Prosesor; RISC; SPARC
Bahasa: (ID )    
Penerbit: Program Studi Teknik Elektro Fakultas Teknik Unika Atma Jaya     Tempat Terbit: Jakarta    Tahun Terbit: 2010    
Jenis: Theses - Undergraduate Thesis
Fulltext: Adjie Prasetyo's Undergraduated Theses.pdf (3.79MB; 4 download)
Ketersediaan
  • Perpustakaan Pusat (Semanggi)
    • Nomor Panggil: FTE-1986
    • Non-tandon: tidak ada
    • Tandon: 1
 Lihat Detail Induk
Abstract
Prosesor yang umumnya digunakan saat ini tidak dapat dimodifikasi fungsinya oleh pemakai. Oleh karena itu, untuk dapat menggunakan prosesor yang fungsinya sesuai keinginan, sangatlah penting jika pengguna dapat merancang sendiri prosesor tersebut. Tugas Akhir ini bertujuan untuk menghasilkan bagian prosesor yang mampu memroses instruksi arithmetic, logic, dan shift. Perancangan diawali dengan merancang RTN dan datapath, serta perancangan control unit. Pengujian dilakukan secara simulasi dengan menggunakan ModelSim. Hasil pengujian menunjukkan bahwa prosesor SPARC 32 bit dapat memroses instruksi dengan baik.
Opini AndaKlik untuk menuliskan opini Anda tentang koleksi ini!

Lihat Sejarah Pengadaan  Konversi Metadata   Kembali
design
 
Process time: 0.3125 second(s)